Будь ласка, використовуйте цей ідентифікатор, щоб цитувати або посилатися на цей матеріал:
https://ea.donntu.edu.ua/jspui/handle/123456789/5835
Повний запис метаданих
Поле DC | Значення | Мова |
---|---|---|
dc.contributor.author | Баркалов, А.А. | - |
dc.contributor.author | Мальчева, Р.В. | - |
dc.contributor.author | Солдатов, К.А. | - |
dc.date.accessioned | 2012-02-27T10:18:32Z | - |
dc.date.available | 2012-02-27T10:18:32Z | - |
dc.date.issued | 2011 | - |
dc.identifier.citation | Наукові праці Донецького національного технічного університету. Серiя «Проблеми моделювання та автоматизації проектування» (МАП-2011). Випуск: 10 (197) - Донецьк: ДонНТУ. - 2011. – 290 с. | en_US |
dc.identifier.issn | 2074-7888 | - |
dc.identifier.uri | http://ea.donntu.edu.ua/handle/123456789/5835 | - |
dc.description.abstract | Предложен метод уменьшения числа макроячеек ПМЛ в схеме автомата Мура, ориентированный на ПЛИС типа CPLD. Метод основан на идентификации состояний МПА внутри классов псевдоэквивалентных состояний. Дан пример применения предложенного метода. Пропонується метод зменшення кількості макрокомірок ПМЛ в схемі автомату Мура, який орієнтується на ПЛІС типа CPLD. Метод заснований на ідентифікації станів МПА всередині класів псевдоеквівалентних станів. Наведено приклад застосування запропонованого методу. Пропонується метод зменшення кількості макрокомірок ПМЛ в схемі автомату Мура, який орієнтується на ПЛІС типа CPLD. Метод заснований на ідентифікації станів МПА всередині класів псевдоеквівалентних станів. Наведено приклад застосування запропонованого методу. An approach is proposed targeting decreasing the number of PAL macrocells in logic circuit of Moore FSM implemented with CPLD. The method is based on identification of FSM’s states inside classes of pseudoequivalent states. An example is given for application of the proposed method. | en_US |
dc.language.iso | other | en_US |
dc.publisher | Донецький національний технічний університет | en_US |
dc.relation.ispartofseries | Проблеми моделювання та автоматизації проектування; | - |
dc.subject | автомат Мура | en_US |
dc.subject | граф-схема алгоритма | en_US |
dc.subject | псевдоэквивалентные состояния | en_US |
dc.subject | ПЛИС | en_US |
dc.subject | макроячейки | en_US |
dc.subject | граф-схема алгоритму | en_US |
dc.subject | псевдоеквівалентні стани | en_US |
dc.subject | ПЛІС | en_US |
dc.subject | макрокомірки | en_US |
dc.subject | Moore finite state machine | en_US |
dc.subject | graph-scheme of algorithm | en_US |
dc.subject | pseudoequivalent states | en_US |
dc.subject | CPLD | en_US |
dc.subject | macrocells | en_US |
dc.title | РЕАЛИЗАЦИЯ НА ПЛИС АВТОМАТА МУРА С ИДЕНТИФИКАЦИЕЙ СОСТОЯНИЙ | en_US |
dc.type | Article | en_US |
Розташовується у зібраннях: | Випуск 10 (197) |
Файли цього матеріалу:
Файл | Опис | Розмір | Формат | |
---|---|---|---|---|
11baasis.pdf | 4,97 MB | Adobe PDF | Переглянути/Відкрити |
Усі матеріали в архіві електронних ресурсів захищені авторським правом, всі права збережені.