Please use this identifier to cite or link to this item:
https://ea.donntu.edu.ua/jspui/handle/123456789/4126
Title: | Разработка аппаратного модуля сортировки с последовательным вводом данных и минимальным временем обработки |
Other Titles: | Design of hardware sorter with sequential input and minimal processing delay |
Authors: | Гриценко, А.А. Сероштан, С.Ю. Зинченко, Ю.Е. |
Keywords: | аппаратная сортировка ПЛИС FPGA синтез hardware sorting FPGA synthesis |
Issue Date: | 18-Jun-2011 |
Publisher: | Донецкий национальный технический университет |
Citation: | А.А. Гриценко, С.Ю. Сероштан, Ю.Е. Зинченко. Разработка аппаратного модуля сортировки с последовательным вводом данных и минимальным временем обработки. // Наукові праці Донецького національного технічного університету, серія «Інформатика, кібернетика та обчислювальна техніка»,вып. 13 (185), Донецк, ДонНТУ, 2011. – С. 76-84. |
Abstract: | his article is about design of hardware sorters in basis of the modern FPGA. Main discussed problem is the design of module, which has minimal processing delay taking into account using of low-cost FPGAs. As examples are used widely known low-cost FPGAs from Altera and Xilinx. |
Description: | В предлагаемой статье рассматриваются вопросы, касающиеся построения модулей сортировки в базисе современных ПЛИС FPGA. Внимание уделяется разработке аппаратного модуля, который обеспечивает близкую к максимально возможной скорости с учетом использования ПЛИС FPGA, которые имеют низкую стоимость. В рассмотрение брались ПЛИС FPGA наиболее известных на данный момент производителей, а именно, ПЛИС фирм Altera и Xilinx. |
URI: | http://ea.donntu.edu.ua/handle/123456789/4126 |
ISSN: | ISSN 1996-1588 |
Appears in Collections: | Випуск 13 (185) Наукові публікації кафедри комп'ютерної інженерії |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.