Будь ласка, використовуйте цей ідентифікатор, щоб цитувати або посилатися на цей матеріал:
https://ea.donntu.edu.ua/jspui/handle/123456789/27313
Повний запис метаданих
Поле DC | Значення | Мова |
---|---|---|
dc.contributor.author | Мірошкін, О.М. | - |
dc.contributor.author | Мирошкин, А.Н. | - |
dc.contributor.author | Miroshkin, A.N. | - |
dc.date.accessioned | 2014-08-27T17:04:03Z | - |
dc.date.available | 2014-08-27T17:04:03Z | - |
dc.date.issued | 2014-06 | - |
dc.identifier.citation | Наукові праці Донецького національного технічного університету. Серія: Обчислювальна техніка та автоматизація. Випуск 1(26). - Донецьк: ДонНТУ, 2014. - 234 с | en_US |
dc.identifier.issn | 2075-4272 | - |
dc.identifier.uri | http://ea.donntu.edu.ua/handle/123456789/27313 | - |
dc.description | A synthesis method for compositional microprogram control unit realization in hybrid FPGA basis (which contain both look-up table elements and PLA macrocells) is proposed in the article. Combination part of the control unit is implemented using macrocells of PLA, and for output control signals generating LUT-elements are used. The proposed synthesis method is based on the usage of pseudoequivalent operational linear chains as the source for the next microinstruction address formation, thereby reducing the complexity of the corresponding functions formation unit. The paper presents a mathematical justification of the synthesis method appropriateness and the basic stages of the control units synthesis process, as well as an example of the synthesis method application for the interpretation of the test-chart of the control algorithm is proposed. | en_US |
dc.description.abstract | У статті запропонований метод синтезу композиційного мікропрограмного пристрою керування для реалізації його у базисі гібридних FPGA. Метод базується на використанні псевдоеквівалентних операторних лінійних ланцюгів, при використанні яких у якості джерела адреси для наступної мікрокоманди зменшується складність схеми формування відповідних функцій. У статті приведені математичне обґрунтування доцільності використання методу синтезу та опис основних етапів процесу синтезу пристрою керування, а також розглянутий приклад синтезу для тестової граф-схеми алгоритму керування. В статье предлагается метод синтеза композиционного микропрограммного устройства управления для его реализации в базисе гибридных FPGA. Метод основан на использовании псевдоэквивалентных операторных линейных цепей в качестве источника адреса для следующей микрокоманды, благодаря чему уменьшается сложность схемы формирования соответствующих функций. В статье приведены математическое обоснование целесообразности применения метода синтеза и описание основных этапов процесса синтеза устройства управления, а также рассмотрен пример применения предлагаемого метода синтеза для интерпретации тестовой граф-схемы алгоритма управления. | en_US |
dc.publisher | ДонНТУ | en_US |
dc.relation.ispartofseries | Наукові праці Донецького національного технічного університету. Серія: Обчислювальна техніка та автоматизація. Випуск 1(26). - Донецьк: ДонНТУ, 2014. - С. 144-151.; | - |
dc.subject | композиційний мікропрограмний пристрій керування | en_US |
dc.subject | гібридна FPGA | en_US |
dc.subject | псевдоеквівалентні операторні лінійні ланцюги | en_US |
dc.subject | LUT-елемент | en_US |
dc.subject | зменшення апаратурних витрат | en_US |
dc.subject | композиционное микропрограммное устройство управления | en_US |
dc.subject | гибридная FPGA | en_US |
dc.subject | псевдоэквивалентная операторная линейная цепь | en_US |
dc.subject | LUT-элемент | en_US |
dc.subject | уменьшение аппаратурных затрат | en_US |
dc.subject | compositional microprogram control unit | en_US |
dc.subject | hybrid FPGA | en_US |
dc.subject | pseudoequivalent operational linear chains | en_US |
dc.subject | LUT-element | en_US |
dc.subject | hardware costs reducing | en_US |
dc.title | МОДИФІКАЦІЯ СИСТЕМИ АДРЕСАЦІЇ МІКРОКОМАНД У ПРИСТРОЇ КЕРУВАННЯ ПРИ ЙОГО РЕАЛІЗАЦІЇ У БАЗИСІ ГІБРИДНИХ FPGA | en_US |
dc.title.alternative | Модификация системы адресации микрокоманд в устройстве управления при его реализации в базисе гибридных FPGA | en_US |
dc.title.alternative | Modification of microinstruction addressing system for control unit implementation in hybrid FPG | en_US |
dc.type | Article | en_US |
Розташовується у зібраннях: | Випуск 1(26) |
Файли цього матеріалу:
Файл | Опис | Розмір | Формат | |
---|---|---|---|---|
Miroshkin.PDF | 1,91 MB | Adobe PDF | Переглянути/Відкрити |
Усі матеріали в архіві електронних ресурсів захищені авторським правом, всі права збережені.