Будь ласка, використовуйте цей ідентифікатор, щоб цитувати або посилатися на цей матеріал: https://ea.donntu.edu.ua/jspui/handle/123456789/15512
Повний запис метаданих
Поле DCЗначенняМова
dc.contributor.authorБаркалов, А.А.-
dc.contributor.authorКрасичков, А А.-
dc.contributor.authorBarkalov, А.А.-
dc.contributor.authorKrasichkov, А.А.-
dc.date.accessioned2012-10-16T08:47:56Z-
dc.date.available2012-10-16T08:47:56Z-
dc.date.issued2003-
dc.identifier.citationНаукові праці Донецького національного технічного університету, серія «Інформатика, кібернетика та обчислювальна техніка»,випуск 70, Донецк, ДонНТУ, 2003en_US
dc.identifier.urihttp://ea.donntu.edu.ua/handle/123456789/15512-
dc.description.abstractThe methods of decomposition of Boolean Junctions is proposed. Methods are based on the Shannon's transformation of Boolean functions and subsequent subfunctions grouping. The methods are illustrated by examples of Boolean function realization in FPGA bases with various number ofCLB inputs.en_US
dc.publisherДонНТУen_US
dc.subjectFPGAen_US
dc.subjectбулевые функцииen_US
dc.subjectдекомпозицияen_US
dc.subjectBoolean Junctionsen_US
dc.subjectdecompositionen_US
dc.subjecttransformationen_US
dc.titleОСНОВНЫЕ ПОДХОДЫ К ДЕКОМПОЗИЦИИ БУЛЕВЫХ ФУНКЦИЙ ПРИ РЕАЛИЗАЦИИ НА FPGAen_US
dc.title.alternativeThe basic approaches to decomposition of Boolean functions at realization on FPGAen_US
dc.typeArticleen_US
Розташовується у зібраннях:Випуск 70

Файли цього матеріалу:
Файл Опис РозмірФормат 
243-250.pdf5,22 MBAdobe PDFПереглянути/Відкрити


Усі матеріали в архіві електронних ресурсів захищені авторським правом, всі права збережені.