Будь ласка, використовуйте цей ідентифікатор, щоб цитувати або посилатися на цей матеріал:
https://ea.donntu.edu.ua/jspui/handle/123456789/1239
Повний запис метаданих
Поле DC | Значення | Мова |
---|---|---|
dc.contributor.author | Гриценко, А.О. | - |
dc.contributor.author | Сіроштан, С.Ю. | - |
dc.contributor.author | Зінченко, Ю.Є. | - |
dc.date.accessioned | 2011-09-28T10:22:22Z | - |
dc.date.available | 2011-09-28T10:22:22Z | - |
dc.date.issued | 2011 | - |
dc.identifier.citation | Наукові праці Донецького національного технічного університету. Серiя «Проблеми моделювання та автоматизації проектування» (МАП-2011). Випуск: 9 (179) - Донецьк: ДонНТУ. - 2011. – 356 с. | en_US |
dc.identifier.issn | 2074-7888 | - |
dc.identifier.uri | http://ea.donntu.edu.ua/handle/123456789/1239 | - |
dc.description.abstract | Задача сортування та алгоритми, що можуть бути застосовані для її вирішення, є загальновідомою і розглядається у великій кількості фундаментальних джерел. Деякі із зазначених алгоритмів застосовуються частіше за інші і їх оптимізація стала темою для відомих робіт в області комп’ютерних алгоритмів. Використовувані натепер реалізації цих алгоритмів рідко потребують подальшої програмної оптимізації. Але залишається можливість їх апаратної оптимізації, особливо, у разі використання таких алгоритмів у системах на програмованих кристалах. Такі системи вирізняються наявністю апаратних ресурсів, що можуть видозмінюватися за потребою розробника системи. У даній статті запропоновано та досліджено метод оптимізації загальновідомого алгоритму швидкого сортування із використанням апаратних ресурсів ПЛІС FPGA для застосування в рамках розгорнутої на ній системи на ПЛІС.The sorting problem and its solutions are well-known and considered in a number of fundamental sources. Some of appropriate algorithms are used more frequently then others. But still there is a possibility of optimizing these algorithms by the use of hardware, especially, when we use the FPGAs. Such systems allow a designer to configure hardware in accordance with his demands. In this article we propose an optimization method for the well-known quick sort algorithm. This method is based on the usage of FPGA’s reconfigurable resources. It is applicable for modern SoPC which are deployed on these FPGAs. | en_US |
dc.language.iso | other | en_US |
dc.publisher | Донецький національний технічний університет | en_US |
dc.relation.ispartofseries | Проблеми моделювання та автоматизації проектування; | - |
dc.subject | сортування | en_US |
dc.subject | система на ПЛІС | en_US |
dc.subject | програмно-апаратна система | en_US |
dc.subject | sorting problem | en_US |
dc.subject | SoPC | en_US |
dc.subject | hardware-software system | en_US |
dc.title | МЕТОД ОПТИМІЗАЦІЇ АЛГОРИТМУ ШВИДКОГО СОРТУВАННЯ ДЛЯ СИСТЕМ НА ПЛІС | en_US |
dc.type | Article | en_US |
Розташовується у зібраннях: | Випуск 9 (179) Наукові публікації кафедри комп'ютерної інженерії |
Файли цього матеріалу:
Файл | Опис | Розмір | Формат | |
---|---|---|---|---|
11gaaqos.pdf | 599,72 kB | Adobe PDF | Переглянути/Відкрити |
Усі матеріали в архіві електронних ресурсів захищені авторським правом, всі права збережені.