Please use this identifier to cite or link to this item:
https://ea.donntu.edu.ua/jspui/handle/123456789/3712
Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.author | Баркалов | - |
dc.contributor.author | Зеленева | - |
dc.contributor.author | Бойков | - |
dc.date.accessioned | 2012-01-08T12:50:00Z | - |
dc.date.available | 2012-01-08T12:50:00Z | - |
dc.date.issued | 2012-01-08 | - |
dc.identifier.uri | http://ea.donntu.edu.ua/handle/123456789/3712 | - |
dc.description.abstract | Как правило, произвольная логика систем на кристалле реализуется по технологии FPGA (field programmable gate array), для которых характерно использование логических элементов табличного типа (LUT, look-up table), имеющих 3-5 входов. Такое ограничение на число входов вызывает необходимость функциональной декомпозиции булевых функций, задающих закон функционирования УА. Для улучшения качества схемы (уменьшения числа LUT и увеличения быстродействия) целесообразно уменьшить число аргументов, от которых зависит функция. В настоящей работе предлагается метод, позволяющий решить эту задачу при реализации УА как микропрограммного автомата Мили. Метод основан на вертикализации исходной граф-схемы алгоритма (ГСА), при котором каждая операторная вершина включает не более одной микрооперации. | en_US |
dc.language.iso | other | en_US |
dc.title | Синтез управляющего автомата по вертикализованной граф-схеме алгоритма | en_US |
dc.type | Article | en_US |
Appears in Collections: | Наукові публікації кафедри комп'ютерної інженерії |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
ART-USIM-05(12).DOC | 227,5 kB | Microsoft Word | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.