Будь ласка, використовуйте цей ідентифікатор, щоб цитувати або посилатися на цей матеріал:
https://ea.donntu.edu.ua/jspui/handle/123456789/1450
Повний запис метаданих
Поле DC | Значення | Мова |
---|---|---|
dc.contributor.author | Ivanov, Dmitry | - |
dc.contributor.author | Skobtsov, Yurij | - |
dc.contributor.author | El-Khatib | - |
dc.date.accessioned | 2011-10-12T07:08:26Z | - |
dc.date.available | 2011-10-12T07:08:26Z | - |
dc.date.issued | 2006 | - |
dc.identifier.citation | Skobtsov Y.A., El-Khatib, Ivanov D.E. Distributed Fault Simulation and Genetic Test Generation of Digital Circuits // Proceedings of IEEE East-West Design&Test Workshop (EWDT’06).- 2006: Sochi.- p.89-94. | en_US |
dc.identifier.uri | http://ea.donntu.edu.ua/handle/123456789/1450 | - |
dc.description.abstract | Fault simulation is on of the most highly compute-intensive task in the technical diagnostics. One of the ways to speed-up this process is a parallelization on the calculation cluster. In this paper a distributed algorithm for fault simulation of digital circuits is presented. It is based on the well-known «master-slave» approach in which one processor is nominating as a master and rules all calculation on the all slave’s processors. To reach the maximal utilization of the processors in the cluster it is used schema with static fault list partitioning. | en_US |
dc.language.iso | en | en_US |
dc.publisher | Proceedings of IEEE East-West Design&Test Workshop (EWDT’06). | en_US |
dc.subject | digital circuit | en_US |
dc.subject | genetic algorithm | en_US |
dc.subject | fault simulation | en_US |
dc.subject | parallel simulation | en_US |
dc.subject | multi-core processo | en_US |
dc.subject | islands model | en_US |
dc.title | Distributed Fault Simulation and Genetic Test Generation of Digital Circuits | en_US |
dc.type | Article | en_US |
Розташовується у зібраннях: | Наукові статті кафедри автоматизованих систем управління |
Файли цього матеріалу:
Файл | Опис | Розмір | Формат | |
---|---|---|---|---|
Distributed Fault Simulation and Genetic Test Generation of Digital Circuits.pdf | 178,75 kB | Adobe PDF | Переглянути/Відкрити |
Усі матеріали в архіві електронних ресурсів захищені авторським правом, всі права збережені.