Будь ласка, використовуйте цей ідентифікатор, щоб цитувати або посилатися на цей матеріал: https://ea.donntu.edu.ua/jspui/handle/123456789/930
Повний запис метаданих
Поле DCЗначенняМова
dc.contributor.authorБаркалов, А.А.-
dc.contributor.authorЦололо, С.А.-
dc.date.accessioned2011-04-06T14:47:16Z-
dc.date.available2011-04-06T14:47:16Z-
dc.date.issued2007-
dc.identifier.citationНаукові праці Донецького національного технічного університету. Серiя "Проблеми моделювання та автоматизації проектування" (МАП-2007) Випуск: 6 (127) - Донецьк: ДонНТУ. - 2007. – 243 с.en_US
dc.identifier.issn2074-7888-
dc.identifier.urihttp://ea.donntu.edu.ua/handle/123456789/930-
dc.description.abstractMethod of Moore’s circuit optimization is proposed. Method based on features of CPLD architecture and Moore’s FSM model. The carried out researches have shown that the method reduces hardware expenses up to 10%en_US
dc.language.isootheren_US
dc.publisherДонецький національний технічний університетen_US
dc.relation.ispartofseriesПроблеми моделювання та автоматизації проектування;-
dc.titleОптимизация аппаратурных затрат в схеме МПА Мураen_US
dc.typeArticleen_US
Розташовується у зібраннях:Випуск 6(127)

Файли цього матеріалу:
Файл Опис РозмірФормат 
Оптимизация аппаратурных затрат в схеме МПА Мура.pdf298,87 kBAdobe PDFПереглянути/Відкрити


Усі матеріали в архіві електронних ресурсів захищені авторським правом, всі права збережені.