Будь ласка, використовуйте цей ідентифікатор, щоб цитувати або посилатися на цей матеріал: https://ea.donntu.edu.ua/jspui/handle/123456789/4775
Повний запис метаданих
Поле DCЗначенняМова
dc.contributor.authorGogolenko, S. Yu.-
dc.date.accessioned2012-02-09T07:34:07Z-
dc.date.available2012-02-09T07:34:07Z-
dc.date.issued2009-06-15-
dc.identifier.citationGogolenko S. Yu. Architecture Aware Parallelization of Solvers for PDE Systems on Geometrical Graphs in Diana Simulation Environment // Наукові праці Донецького національного технічного університету, серія «Інформатика, кібернетика та обчислювальна техніка»,вып. 10 (153), Донецк, ДонНТУ, 2009. – С. -.en_US
dc.identifier.urihttp://ea.donntu.edu.ua/handle/123456789/4775-
dc.descriptionПри решении дифференциальных уравнений в частных производных на геометрических графах с помощью метода прямых возникают однородные системы обыкновенных дифференциальных уравнений (ОДУ) высокой размерности. Используя параллелизм в системе, можно эффективно решать подобные системы дифференциальных уравнений на параллельных ЭВМ. С этой точки зрения задача оптимального распараллеливания решателей ОДУ эквивалентна поиску оптимального отображения графов вторичной топологии на архитектурные графы. Архитектурно ориентированное разбиение графов – относительно новое направление научных исследований. Известные подходы не охватывают всех важных классов архитектурных платформ. Кроме того, существующие методы архитектурно ориентированного разбиения графов не обеспечивают возможности оценивания параметров дискретизации решателей дифференциальных уравнений. В данной роботе рассматривается подход, позволяющий обойти названные выше недостаткиen_US
dc.description.abstractSolving PDEs on geometrical graphs with method of lines approach leads to large-scale, homogeneous, weakly connected ODE systems. Such differential equation systems can be efficiently solved on parallel computers by exploiting of parallelism across system. In this case optimal parallelization of the ODE solvers is equivalent to finding an optimal mapping of secondary topology graph on architecture graph. Architecture aware graph partitioning is a relatively new direction of research. Available solutions do not cover all the most important hardware platforms. Furthermore, usage of existing architecture aware partitioners does not provide facilities for estimating discretization parameters in PDE solvers. In this paper, we discuss an approach to overcome above-mentioned drawbacks.en_US
dc.publisherДонецкий национальный технический университетen_US
dc.subjectдифференциальное уравнение в частных производныхen_US
dc.subjectгеометрический графen_US
dc.subjectметод прямыхen_US
dc.subjectоднородная система обыкновенных дифференциальных уравненийen_US
dc.subjectраспараллеливание, архитектурно ориентированное разбиение графов.en_US
dc.subjectdifferential equation systemsen_US
dc.subjectgeometrical graphsen_US
dc.subjectmethod of linesen_US
dc.subjectparallelizationen_US
dc.subjectarchitecture aware graph partitioningen_US
dc.titleArchitecture Aware Parallelization of Solvers for PDE Systems on Geometrical Graphs in Diana Simulation Environmenten_US
dc.title.alternativeАрхитектурно ориентированное распараллеливание решателей дифференциальных уравнений в частных производных на геометрических графах в моделирующей среде Dianaen_US
dc.typeArticleen_US
Розташовується у зібраннях:Випуск 10(153)

Файли цього матеріалу:
Файл Опис РозмірФормат 
09gsydse.pdf930,84 kBAdobe PDFПереглянути/Відкрити


Усі матеріали в архіві електронних ресурсів захищені авторським правом, всі права збережені.