Please use this identifier to cite or link to this item: https://ea.donntu.edu.ua/jspui/handle/123456789/3708
Full metadata record
DC FieldValueLanguage
dc.contributor.authorБаркалов, А.А.-
dc.contributor.authorТитаренко, Л.А.-
dc.contributor.authorЛаврик, А.С.-
dc.date.accessioned2012-01-08T12:13:55Z-
dc.date.available2012-01-08T12:13:55Z-
dc.date.issued2012-01-08-
dc.identifier.urihttp://ea.donntu.edu.ua/handle/123456789/3708-
dc.description.abstractВ настоящее время для реализации схем устройств управления (УУ) широко используются программируемые логические интегральные схемы (ПЛИС), включающие в свой состав макроячейки программируемой матричной логики (ПМЛ) [2, 3]. При синтезе УУ необходимо учитывать особенности, как интерпретируемого алгоритма управления, так и используемых элементов. Так, при интерпретации линейных граф-схем алгоритма (ГСА) целесообразно использовать модель композиционного микропрограммного устройства управления (КМУУ). Особенностью ПЛИС является большой коэффициент объединения по входу, что можно использовать для увеличения числа источников кодов классов псевдоэквивалентных операторных линейных цепей (ОЛЦ). В настоящей работе предлагается метод синтеза КМУУ, учитывающий эти особенности ПЛИС, а также использующий метод замены логических условий.en_US
dc.language.isootheren_US
dc.titleУМЕНЬШЕНИЕ АППАРАТУРНЫХ ЗАТРАТ В УСТРОЙСТВЕ УПРАВЛЕНИЯ С ПРЕОБРАЗОВАТЕЛЕМ АДРЕСА МИКРОКОМАНДЫen_US
dc.typeArticleen_US
Appears in Collections:Наукові публікації кафедри комп'ютерної інженерії

Files in This Item:
File Description SizeFormat 
USIM1.doc443 kBMicrosoft WordView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.