Пожалуйста, используйте этот идентификатор, чтобы цитировать или ссылаться на этот ресурс: http://ea.donntu.edu.ua:8080/jspui/handle/123456789/5831
Название: АНАЛИЗ ЭФФЕКТИВНОСТИ МЕТОДОВ КОДИРОВАНИЯ СОСТОЯНИЙ ПРИ СИНТЕЗЕ АВТОМАТОВ МИЛИ НА FPGA
Авторы: Баркалов, А.А.
Зеленёва, И.Я.
Татолов, Е.Р.
Ключевые слова: автомат Мили
кодирование состояний
XST
аппаратурные затраты
быстродействие
KISS2
FPGA
автомат Мілі
кодування станів
апаратурні витрати
швидкодія
Mealy FSM
state assignment
hardware amount
speed
Дата публикации: 2011
Издательство: Донецький національний технічний університет
Библиографическое описание: Наукові праці Донецького національного технічного університету. Серiя «Проблеми моделювання та автоматизації проектування» (МАП-2011). Випуск: 10 (197) - Донецьк: ДонНТУ. - 2011. – 290 с.
Серия/номер: Проблеми моделювання та автоматизації проектування;
Краткий осмотр (реферат): Рассмотрен подход к исследованию эффективности реализации автоматов Мили в базисе микросхем FPGA фирмы Xilinx с использованием средства синтеза XST. Представлены поддерживаемые XST методы кодирования состояний и проанализировано их влияние на синтез тестовых автоматов из набора IWLS LGSynth93. Показаны общие результаты исследований, выделены и сформулированы особенности использования методов для оптимизации аппаратурных затрат и повышения быстродействия логической схемы автомата. Розглянуто підхід до дослідження ефективності реалізації автоматів Мілі в базисі мікросхем FPGA фірми Xilinx з використанням засобу синтезу XST. Представлено підтримувані XST методи кодування станів і проаналізовано їх вплив на синтез тестових автоматів з набору IWLS LGSynth93. Показано загальні результати досліджень, виділено та сформульовано особливості використання методів для оптимізації апаратурних витрат і підвищення швидкодії логічної схеми автомату. Approach to research of Mealy FSM implementation efficiency on Xilinx FPGA using synthesis tool XST is considered. State assignment methods supported by XST are pointed out and their impact on IWLS LGSynth93 benchmarks synthesis is analyzed. General results of research are shown. Peculiarities of using methods for optimization FSM circuit hardware amount and speed are marked.
URI (Унифицированный идентификатор ресурса): http://ea.donntu.edu.ua/handle/123456789/5831
ISSN: 2074-7888
Располагается в коллекциях:Випуск 10 (197)

Файлы этого ресурса:
Файл Описание РазмерФормат 
11baamnf.pdf822,28 kBAdobe PDFПросмотреть/Открыть


Все ресурсы в архиве электронных ресурсов защищены авторским правом, все права сохранены.