Please use this identifier to cite or link to this item: http://ea.donntu.edu.ua:8080/jspui/handle/123456789/4217
Title: ПАРАЛЛЕЛЬНОЕ МОДЕЛИРОВАНИЕ НЕИСПРАВНОСТЕЙ МОП-СТРУКТУР
Authors: Андрюхин, А.И.
Issue Date: 2001
Publisher: Донецький національний технічний університет
Citation: Наукові праці Донецького національного технічного університету. Серiя «Проблеми моделювання та автоматизації проектування» (МАП-2001). Випуск: 29 - Донецьк: ДонНТУ. - 2001. – 370 с.
Series/Report no.: Проблеми моделювання та автоматизації проектування;
Abstract: Data structures transformations of the healthy MOS-scheme for simulation of thefaults such as source-drain short-circuiting, gate open-circuiting are consider. The transistors which are added into the healthy device to simulate the different kind faults are described. The simulation of the healthy circuit and the circuits with these types of faults reduces to the simulation of the circuit with the added transistors with nonactive(active) gates of those transistors. The logic many-valued simulation of MOS-schemes is surveyed with the use of parallel iterative method X=M&FQQ, where X is the vector of signals in the circuit nodes, M is the operator lub, and Fsymbolizes the parallel computations associated with Boolean equations.
URI: http://ea.donntu.edu.ua/handle/123456789/4217
ISSN: 2074-7888
Appears in Collections:Випуск 29
Статті співробітників кафедри ПМІ

Files in This Item:
File Description SizeFormat 
26.pdf6,73 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.