Будь ласка, використовуйте цей ідентифікатор, щоб цитувати або посилатися на цей матеріал: https://ea.donntu.edu.ua/jspui/handle/123456789/4126
Назва: Разработка аппаратного модуля сортировки с последовательным вводом данных и минимальным временем обработки
Інші назви: Design of hardware sorter with sequential input and minimal processing delay
Автори: Гриценко, А.А.
Сероштан, С.Ю.
Зинченко, Ю.Е.
Ключові слова: аппаратная сортировка
ПЛИС FPGA
синтез
hardware sorting
FPGA
synthesis
Дата публікації: 18-чер-2011
Видавництво: Донецкий национальный технический университет
Бібліографічний опис: А.А. Гриценко, С.Ю. Сероштан, Ю.Е. Зинченко. Разработка аппаратного модуля сортировки с последовательным вводом данных и минимальным временем обработки. // Наукові праці Донецького національного технічного університету, серія «Інформатика, кібернетика та обчислювальна техніка»,вып. 13 (185), Донецк, ДонНТУ, 2011. – С. 76-84.
Короткий огляд (реферат): his article is about design of hardware sorters in basis of the modern FPGA. Main discussed problem is the design of module, which has minimal processing delay taking into account using of low-cost FPGAs. As examples are used widely known low-cost FPGAs from Altera and Xilinx.
Опис: В предлагаемой статье рассматриваются вопросы, касающиеся построения модулей сортировки в базисе современных ПЛИС FPGA. Внимание уделяется разработке аппаратного модуля, который обеспечивает близкую к максимально возможной скорости с учетом использования ПЛИС FPGA, которые имеют низкую стоимость. В рассмотрение брались ПЛИС FPGA наиболее известных на данный момент производителей, а именно, ПЛИС фирм Altera и Xilinx.
URI (Уніфікований ідентифікатор ресурсу): http://ea.donntu.edu.ua/handle/123456789/4126
ISSN: ISSN 1996-1588
Розташовується у зібраннях:Випуск 13 (185)
Наукові публікації кафедри комп'ютерної інженерії

Файли цього матеріалу:
Файл Опис РозмірФормат 
2_04.pdf624,82 kBAdobe PDFПереглянути/Відкрити


Усі матеріали в архіві електронних ресурсів захищені авторським правом, всі права збережені.