Please use this identifier to cite or link to this item: http://ea.donntu.edu.ua:8080/jspui/handle/123456789/16335
Full metadata record
DC FieldValueLanguage
dc.contributor.authorLadyzhensky, Y.V.-
dc.contributor.authorPopoff, Y.V.-
dc.contributor.authorЛадыженский, Ю.В.-
dc.contributor.authorПопов, Ю.В.-
dc.date.accessioned2012-11-29T09:25:59Z-
dc.date.available2012-11-29T09:25:59Z-
dc.date.issued2005-
dc.identifier.citationНаукові праці Донецького національного технічного університету. Серія: “Обчислювальна техніка та автоматизація”. Випуск 88 — Донецьк: ДонНТУ, 2005en_US
dc.identifier.urihttp://ea.donntu.edu.ua/handle/123456789/16335-
dc.descriptionA multi-criterion digital device circuits partitioning algorithm is developed. Optimization critera include a total number of communication channels, loading disbalance, coherence degree, total number and size of cycles in a graph of processors. Experimental research of the algorithm is fulfilled.en_US
dc.publisherДонНТУen_US
dc.subjectlogic simulationen_US
dc.subjectdigital deviceen_US
dc.subjectмногокритериальный алгоритмen_US
dc.subjectцифровые устройстваen_US
dc.subjectalgorithmen_US
dc.subjectлогическое моделированиеen_US
dc.subjectcommunication channelsen_US
dc.titleМНОГОКРИТЕРИАЛЬНЫЙ АЛГОРИТМ ОТОБРАЖЕНИЯ СХЕМ ЦИФРОВЫХ УСТРОЙСТВ НА ГРАФ ПРОЦЕССОРОВ ПРИ РАСПРЕДЕЛЕННОМ ЛОГИЧЕСКОМ МОДЕЛИРОВАНИИen_US
dc.title.alternativeMulti-criterion digital device circuits to a graph of processors mapping algorithm for distributed logic simulationen_US
dc.typeArticleen_US
Appears in Collections:Випуск 88

Files in This Item:
File Description SizeFormat 
175-184.pdf7,12 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.